计算机辅助设计 Auto CAD
计算机辅助设计 Auto CAD
广泛应用于机械、电子、建筑设计、城市规划方面。
一、电子设计方面,可以辅助设计结构图、电路图、印刷线路板。
二、教学上可以绘制教学演示用图,
例如:绘制《计算机组成原理》中的
CPU_MEMORY(ROM、RAM)连接逻辑图
三、CPU与MEMORY(ROM、RAM)的连接逻辑图的原理简介
中央处理器与存储器的接线图。
包括地址总线(ROM在低端、RAM在高端、RAM字扩展)、
数据总线(RAM位扩展)、控制总线。
1.地址总线:
A0~A15 216=64Kb
ROM 0~8kB
RAM 8kB~32Kb 62kB~64kB
存储 芯片 |
地址 分配 |
地址编码 A15A14A13A12 A11A10A9A8 A7~A4 A3~A0 |
地址 范围 |
0片 ROM |
0kB ~ |
0 0 0 0 0 0 00 0000 0000 0 0 0 1 1 1 11 1111 1111 |
0000H 1FFFH |
1片 RAM |
8 kB ~ |
0 0 1 0 0 0 00 0000 0000 0 0 1 1 1 1 11 1111 1111 |
2000H 3FFFH |
2片 RAM |
16 kB ~ |
0 1 0 0 0 0 00 0000 0000 0 1 0 1 1 1 11 1111 1111 |
4000H 5FFFH |
3片 RAM |
24 kB ~ |
0 1 1 0 0 0 00 0000 0000 0 1 1 1 1 1 11 1111 1111 |
6000H 7FFFH |
无芯片 |
32 kB ~ |
1 0 0 0 0 0 00 0000 0000 1 1 11 0 1 11 1111 1111 |
8000H F7FFH |
4片 RAM |
62 kB ~ |
1 1 1 1 1 0 00 0000 0000 1 1 1 1 1 1 11 1111 1111 |
F800H FFFFH |
MEMORY 0~64kB A0~A15 216=64kB
ROM在低端 0~8kB A0~A12 213=8kB
RAM在高端 8kB~32Kb A0~A12 213=8kB
8kB×8位芯片3片,采用片选进行字扩展
62kB~64kB A0~A10 211=2kB
2kB×8位芯片1片,采用片选进行字扩展
其中:32kB~62kB 地址未接RAM 芯片,
3线8线译码器74L138用于片选,
由高位的地址线 A15、A14、A13
控制74L138译码器输出端进行RAM 的选片。
高端最后2kB地址空间可作系统程序工作区,
增加与非门控制高端2kB的RAM地址。
2.数据总线:
D0~D7 D8~D15 8kB×8位芯片2片并连,使RAM位扩展到16位 。
3.控制总线:
与内存有关的有
MREQ 允许访问内存,低电平有效;
R/W 读写控制,高电平为读命令,低电平为写命令。